Welcome to my blog "The Winged Tree" ........... Blog ini ditunjukkan bagi semua kalangan terutama dalam bidang teknik elektro ........... Semoga bermanfaat!!!

Rabu, 24 April 2019

Percobaan 4 R-S Flip-Flop Dan Clocked R-S Flip-Flop


PERCOBAAN 4
          Judul               : R-S FLIP-FLOP DAN CLOCKED R-S FLIP-FLOP
         Tujuan            :
-        Pembangun dan mengekspresikan R-S Flip-flop dan Clocked R-S Flip-flop dengan mengggunakan gerbang-gerbang NAND
-        Mengamati fungsi R-S FF dan Clocked R-S FF
-        Membuat tabel kebenarannya
-        Melengkapi diagram  timing untuk Clock R-S Flip-flop

       Peralatan dan komponen
-        DC Power Supply +5v                        1 buah
-        IC SN 7400                                         2 buah
-        LED indikator                                     1 buah
-        Resistor 100 ohm                               1 buah
-        Wire jumper kit                                  1 kotak
-        Mini Proto Board                               1 buah
-        Kabel-kabel penghubng

     Pendahuluan
            Para ahli teknik mengklarifikasikan rangkaian logika dalam data kelompok. Pertama adalah kombinasi rangkaian logika yang merupakan gerbang-gerbang AND, OR dan NOT. Kelompok yang kedua diklarifikasikan sebagai rangkaian logika sequential. Rangkaian sequential meliputi pewaktuan dan perangkat memori. Dasar blok yang membentuk kombinasi rangkaian logika adalah flip-flop (FF)

R-S Flip-flop
         
Gambar 1. (a) Rangkaian dasar clocked R-S FF (b) simbolnya

            Asumsikan bahwa input S adalah tinggi dan input R adalah rendah. Sebuah logika 0 diberikan pada input gerbang NAND 1 selalu memberikan oupput 1, maka 0 adalah 1, Q diumpan balikan ke input gerbang NAND 2 yang laian. Selama input S adalah 1, maka output Q adalah 0. Kondisi ini tetap dipertahankan hingga sinyal pada input R dirubah.

Gated R-S Flip-flop (Clocked R-S FF)

Gambar 2. (a) Rangkaian dasar clocked R-S FF (b) simbolnya

            Jika diberikan informasi pada input S atau R, output akan memberikan tanggapannya pada saat sebuah pulsa clock atau trigger diumpankan
 
         Diagram Rangkaian

                        Gambar 3. Rangkaian percobaan RS Flip-Flop dengan IC 7400

                        Gambar 4. Rangkaian percobaan Clocked RS FF dengan IC 7400

             Tugas dan pertanyaan
1.     Sebutkan macam-macam flip-flop, gambarkan tabel kebenarannya dan simbolnya?
2.     Sebutkan jenis IC-IC yang mengandung flip-flop yang anda berikan pada nomor 1 dan gambarkan diagram pinnya?
3.     Jelaskan apa yang dimaksud dengan istilah prohibit atau illegal pada kondisi tertentu dari R-S FF dan clocked R-S FF?
4.     Jelaskan apa yang dimmaksud dengan positive edge trigger (trigger sisi positif) dan negative edge (tigger sisi negatif)?
5.     Secara konsepsional apa perbedaan latch dan flip-flop?

                Langkah percobaan
Percobaan 1:
a.      Buatlah rangkaian percobaan seperti 3
b.     Dengan menggunakan switch S1 dan S2 buatulah semua kemungkinan kombinasi input  tegangan Va dan Vb. Amati output tegangannya
c.      Dari hasil yang diperoleh buatlah tabel untuk R-S Flip-flop
d.     Buatlah gambar tentang aksi dari rangkaian R-S FF

Percobaan 2:
a.      Buatlah rangkaian percobaan seperti 3
b.     Dengan menggunakan switch S1 dan S2 buatulah semua kemungkinan kombinasi input  tegangan Va Vb dan Vc
c.      Untuk hasil f buatlah tabel untuk clocked R-S Flip-flop
d.     Berdasarkan tabel kebenaran yang anda peroleh. Lengkapilah diagram timing dibawah ini

          Data Percobaan
Tabel 1. Tabel kebenran percobaan 1
a)     Posisi switch
S1
S2
L1
L2
L
L
1
1
L
H
1
0
H
L
0
1
H
H
0
1

b)     Keadaan switch
B
A
Q1
Q2
0
0
1
1
0
1
1
0
1
0
0
1
1
1
0
1

c)     Diagram timing

Tabel 2. Tabel kebenaran percobaan 2
a)     Keadaan switch
C
B
A
QA
QB
0
0
0
1
0
0
0
1
1
0
0
1
0
0
1
0
1
1
1
0
1
0
0
1
0
1
0
1
1
0
1
1
0
0
1
1
1
1
1
1

b)     Diagram timing

Tidak ada komentar:

Posting Komentar

Komentar anda dibutuhkan untuk mengevaluasi postingan ini ^^